电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路

电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路

ID:22684519

大小:490.04 KB

页数:13页

发布时间:2023-10-19 03:06:01

电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第1页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第2页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第3页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第4页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第5页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第6页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第7页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第8页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第9页
电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路_第10页
资源描述:

电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路[单选题]1.采用中规模加法计数器74LS161构成的计数器电路如图3-6-1所示,该电路的进制为()。[2017年真(江南博哥)题]图3-6-1A.十一进制B.十二进制C.八进制D.七进制正确答案:B参考解析:74LS161为集成计数器,利用其异步清零功能(即CR=0时置零)实现十二进制计数功能,主循环过程如图3-6-2所示。图3-6-2由图3-6-2可知,74LS161从0000状态(置零状态)开始计数,当输入第12个CP脉冲(上升沿)时,输出|QDQCQBQA=1100,,此时异步清零低电平动作,计数器返回0000状态重新开始计数,因此为十二位进制计数器。[单选题]2.如图3-6-3所示异步时序电路,该电路的逻辑功能为()。[2018年真题]

1图3-6-3A.八进制加法计数器B.八进制减法计数器C.五进制加法计数器D.五进制减法计数器正确答案:C参考解析:JK触发器的特征方程为:可知:故可列真值表如表3-6-1。由真值表可知,此电路完成了5种状态的循环转换,为五进制加法计数器。表3-6-1[单选题]3.图3-6-4所示电路中,对于A、B、和D的波形|,触发器FF0和FF1输出端Q0、Q1的波形是()。[2018年真题]

2图3-6-4A.B.

3C.D.正确答案:B参考解析:D触发器的特征方程为:Qn+1=D,则Q0np>=D,由A脉冲的上升沿触发。JK触发器的特征方程为:则由B脉冲的下降沿触发,即为B项。[单选题]4.图示3-6-5电路的逻辑功能为()。[2014年真题]图3-6-5

4A.异步8进制计数器B.异步7进制计数器C.异步6进制计数器D.异步5进制计数器正确答案:D参考解析:解题步骤如下:①分析电路组成。该电路是由三个下降沿触发的JK触发器组|成的电路。由于触发器1的时钟信号为触发器0的输出,故为异步时序逻辑电路。②驱动方程为:J2=Q1nQ0n,K2=1;J1>=K1=1;,K0=1。③由JK触发器特征方程,确定状态方程为:④画出状态转换图如图3-6-6所示。则该电路输出有5种状态,依次循环,则为异步5进制计数器。图3-6-6[单选题]5.n位寄存器组成的环形移位寄存器可以构成()位计数器。[2007年真题]A.nB.2nC.4nD.无法确定正确答案:A参考解析:一个触发器只可以存放一位二进制信息,所以n位寄存器实际上就是受同一时钟脉冲控|制的n个触发器。当寄存n位二进制信息时,就需要有n个触发器组成,可构成n位计数器。[单选题]6.某时序电路的状态图如图3-6-7所示,则其为下列哪种电路?()[2005年真题]图3-6-7A.五进制计数器B.六进制计数器C.环形计数器D.移位寄存器正确答案:A

5参考解析:状态图中,五种不重复状态完成一次循环,为五进制计数器。环形计数器的状态为:000→001→010→011→100→101→110,与状态图不符。移位寄存器有移位功能,也就是每来一个脉冲,状态向右或向左移一位,题目中从000到010的状态可知不|是移位计数器。[单选题]7.时序电路如图3-6-8所示,其中RA、RB、RS均为8位移位寄存器,其余电路分别为全加器和D触发器,那么,该电路又具有()功能。[2007年真题]图3-6-8A.实现两组8位二进制串行乘法功能B.实现两组8位二进制串行除法功能C.实现两组8位二进制串行加法功能D.实现两组8位二进制串行减法功能正确答案:C参考解析:由题可知,C1=Q,Q=D,Qn+1=D=CO,CO为进位标志,真值表如表3-6-2所示。表3-6-2由表可知,8位移位寄存器RA和RB在时钟脉冲CP的作用下,首先将这两组|8位二进制数的最低位取出送到全加器进行加法运算,运算结果通过输出端S送到移位寄存器RS的最高位,且进位位CO通过锁存器(D触发器)送到全加器输入端C准备下次运算,与此同时通过右移操作将RA和RB的第二位(次低位)载入最低位,下次时钟脉冲CP到来时,两组数的第二位和前面最低位的进位位进行全加运算,将RS中上次运算最低位之和右移后将新的运算结果放到最高位,依次循环,最后实现两组8位二进制串行加法功能。因此该电路是两组8位二进制串行加法器。[单选题]8.如图3-6-9所示,电路中Z点的频率为()。[2012年真题]|n图3-6-9A.5HzB.10HzC.20HzD.25Hz正确答案:A参考解析:10位环形计数器实现10分频,4位二进制计数器为24分频,模25行波计数器实现25分频,4位扭环形计数器实现8分频,因而有:fZ=160000÷10÷16÷25÷8=5Hz。[单选题]9.74161的功能如表3-6-3所示,图3-6-10所示电路的功能为()。[2016年真题]表3-6-3 74161功能表图3-6-10A.6进制计数器B.7进制计数器C.8进制计数器D.9进制计数器正确答案:D参考解析:74161为集成计数器,利|用其异步清零功能实现九进制计数功能,主循环状态如图3-6-11所示。由图3-6-11可知,74161从0000状态开始计数,当输入第9个CP脉冲(上升沿)时,输出QDQCQBQA=1001,通过与非门译码后,反馈给RD端一个清零信号,使QDQCQBQA返回0000状态,因此该电路为9进制计数器。

6图3-6-11[单选题]10.由四位二进制同步计数器74163构成的逻辑电路如图3-6-12所示,该电路的逻辑功能为()。[2012年真题]图3-6-12A.同步256进制计数器B.同步243进制计数器C.同步217|进制计数器D.同步196进制计数器正确答案:D参考解析:该二进制计数器为带计数预置功能的同步计数器(相关功能请查阅芯片规格书),当电路计数溢出发生进位后电路通过反相器将预置数重新装载,计数器将从预置数开始重新计数。由图3-6-12可知,电路预置数为00111100,因此计数范围为00111100~11111111,为196进制计数器。[单选题]11.74

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1、本文档共13页,下载后即可获取全部内容。
2、此文档《电气工程师-专业基础(供配电)-数字电子技术-3.6时序逻辑电路》由用户(江南博哥)提供并上传付费之前 请先通过免费阅读内容等途径辨别内容,本站所有文档下载所得的收益全部归上传人(卖家)所有:如有侵权或不适当内容,请进行举报或申诉。
3、所有的PPT和DOC文档都被视为“模板”允许上传人保留音节日灵结构的情况下删减部份的内容,下裁前须认直查看,确认无误后再购买。
4、欧宝真人·(中国)科技有限公司网仅提供信息存储空间,仅对用户上传内容的表现方式做保护外理,无法对各卖家所售文档的直实性,完整性,准确性以及专业性等问题提供审核和保证,请谨慎购买。
5、本站文档的总页数,文档格式和文档大小以系统显示为准(内容中显示页数不一定正确),网站客服只以系统显示页数,文件格式,文档大小作为仲裁依据。

文档提供

发布者:江南博哥

上传时间:2023-10-17 10:04:17

认证主体:党**(个人认证)

IP归属:陕西 咸阳市

相关标签

文档提供

发布者:江南博哥

上传时间:2023-10-17 10:04:17

认证主体:党**(个人认证)

IP归属:陕西 咸阳市

相关标签